栅极驱动器中的负电压处理是指承受输入和输出端负电压的能力。这些不必要的电压可能是由于开关转换、泄漏或布局不良引起的。栅极驱动器的负电压承受能力对于稳健可靠的解决方案至关重要。
延迟匹配
延迟匹配是一项衡量标准用于表示通道之间的内部传播延迟的匹配准确度。如果在两个通道的输入端同时施加一个信号,则两个通道输出的时间延迟是延迟匹配数值。延迟匹配数值越小,栅极驱动器可以实现的性能越好。
延迟匹配有两个主要好处:
· 确保同时驱动的并联MOSFET具有最小的导通延迟差。
· 简化了栅极驱动器输出的并联,可有效倍增电流能力,同时简化并联电源开关的驱动。
TI的UCC27524A具有非常精确的1ns(典型值)延迟匹配,可将驱动电流从5A增加到10A。图2显示的 UCC27524A的A和B通道组合在一个驱动器中。INA和INB输入端连接在一起,OUTA和OUTB同样如此。一个信号控制并联组合。
精确延迟匹配的效果之一是提高功率密度。隔离电源、DC/DC模块和太阳能逆变器的功率因数校正(PFC)和同步整流模块等应用都需要更高的功率密度,而对于相同的输出功率,设计者的选择通常仅限于相同或更小的尺寸。
宽VDD范围
当我提到“宽VDD范围”时,我指的是连接到MOSFET的漏极的正电源电压或连接到绝缘栅双极晶体管(IGBT)集电极的正电源电压。对于栅极驱动器,VDD定义驱动器输出的范围。
宽VDD范围有三个好处:
· 为您的系统设计提供灵活性,可以使用具有不同工作电压的同一驱动器和不同类型的电源开关。
· 在有噪声的环境中或在使用低质量的电源时非常可靠,可有效防止系统被过冲或下冲损坏。
· 具有宽VDD范围的驱动器可用于分离轨系统,例如驱动具有正和负电源的IGBT。
总体而言,宽VDD范围使您可以在极端条件下灵活地进行系统设计,提供高可靠性。
声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容,请发送邮件至 PTU@FOXMAIL.COM 举报,一经查实,立刻删除。